:: Vývoj

Zakázkový vývoj - desky s FPGA

Společnost TEDIA® využívá hradlová pole FPGA dlouhou řadu let ve většině desek vlastní produkce (zásuvné karty, USB moduly apod.) a logickým vyústěním nabytých zkušeností je proto vývoj zakázkových desek určených zpravidla pro zpracování a přenos dat. Bohužel, informace o mnoha zajímavých projektech nelze zveřejnit ani v obecné rovině.

Modulární záznamový systém

Podle specifikace zadavatele byla na bázi hradlového pole FPGA vyvinuta elektronická část systému záznamu dat disponující 384 I/O signály dostupnými pomocí šesti rozšiřujících modulů a čtyřmi gigabitovými ethernet rozhraními.

Firmware FPGA snímá v závislosti na aktuální konfiguraci data současně až ze stovek synchronních sériových rozhraní, zpracovává je a vysílá až čtyřmi gigabitovými ethernet rozhraními (MAC vrstva je řešena uvnitř FPGA) do nadřízených serverů.

Pro konfiguraci a provozní dohled je systém vybaven standardním LAN rozhraním.

Společnost TEDIA® zajistila vývoj a výrobu elektronické části systému.

Zadavatel: nelze zveřejnit
Realizace: 2013-2014

Deska interface pro záznamové systémy

Pro firmu pusobící v oblastí vývoje a výroby systémů pro digitální záznam, analýzu a archivaci EEG/EP a polysomnografie byla vyvinuta speciální deska pracující jako vestavný interface těchto přístrojů.

Deska nabízí osm vysokorychlostních rozhraní určených pro datové toky do 10 MB/s z měřicích systémů a dvě gigabitová ethernet rozhraní pro přenos dat do serverů určených pro záznam a zpracování dat.

Pro konfiguraci a provozní dohled je systém vybaven standardním LAN rozhraním.

Zadavatel: M & I, spol.s r.o.
Realizace: listopad 2010 až květen 2011

Záznamový systém

Podle specifikace zadavatele byla na bázi hradlového pole FPGA vyvinuta elektronická část systému záznamu dat z rychlých sériových rozhraní a jejich přenos v reálném čase prostřednictvím gigabitového ethernet rozhraní do nadřízených serverů.

Firmware FPGA snímá v závislosti na aktuální konfiguraci data současně až z desítek synchronních sériových rozhraní, zpracovává je a vysílá jedním nebo dvěma gigabitovými ethernet rozhraními (MAC vrstva je řešena uvnitř FPGA) do jednoho nebo dvou nadřízených serverů.

Systém zvládá současný přenos oběma ethernet rozhraními efektivním datovým tokem až 2x 100MB/s do dvou serverů vytvářejících na diskovém poli kruhový datový zásobník velikosti 4 TB (Linux). Datový zásobník je souběžně se záznamem přístupný dalšími ethernet rozhraními serveru jako standardní souborový systém (Samba) z dalších počítačů určených pro analýzu nasnímaných dat.

Pro konfiguraci a provozní dohled je systém vybaven standardním LAN rozhraním.

Společnost TEDIA® zajistila vývoj a výrobu elektronické části systému.

Zadavatel: nelze zveřejnit
Realizace: 2009 - 2010

Maticový přepínač signálů

Podle specifikace zadavatele byl na bázi hradlového pole FPGA vyvinut konfigurovatelný maticový přepínač rychlých digitálních signálů s rozsahem 384 vstupů a 384 výstupů.

Firmware FPGA detekuje platnost vstupních signálů a umožňuje propojit kterýkoliv z výstupů s jakýmkoliv vstupním signálem, samozřejmě i vícenásobně.

Pro konfiguraci a provozní dohled je systém vybaven standardním LAN rozhraním.

Společnost TEDIA® zajistila vývoj a výrobu elektronické části systému.

Zadavatel: nelze zveřejnit
Realizace: listopad 2007 - květen 2008

Externí modul pro záznam a generování dat E1 G-703

Na zakázku byl vyvinut speciální zákaznický modul pro přenos dat do PC pomocí USB rozhraní.

Modul umožňuje zaznamenávat data z rozhraní E1 G-703 a osmi synchronních RS-422 linek v různé konfiguraci datových linek. Modul současně plní funkci generátoru dat uvedených rozhraních.

Zadavatel: nelze zveřejnit
Realizace: duben až říjen 2005